Маллайя А., Свами Г.Н. и Падмаприя К.
В компьютеризированных ПК число арифметических операций, компаратор является жизненно важным блоком оборудования, состоящим из инноваций CMOS. Другая процедура, называемая квантовыми клеточными автоматами (QCA), заменит схемы CMOS, имея рычаги в отношении зоны, использования управления и задержки. Основные схемы QCA запланированы с инвертором и входами большинства избирателей. В этой статье мы используем метод синхронизации 180º внефазного тактового гибрида, чтобы очертить 1-битный компаратор и контраст и текущие результаты. Новый предложенный план пересечения проводов уменьшает количество ячеек, необходимых для конфигурации, питания и потребностей площади. Кроме того, мы запланировали 2-битный компаратор с 11 числом большинства избирателей, 2 числом кроссоверов с площадью 0,38 мкм^2, 203 числом ячеек. Разработанный 1-битный компараторный контраст и прошлые результаты, где ячейки, регионы, задержки демонстрируют улучшение на 53,57%, 50% и 33,32% соответственно.